Ordem de instalação do modo de espelhamento de memória
O modo de espelhamento de memória fornece redundância de memória integral ao mesmo tempo que reduz a capacidade de memória total do sistema pela metade. Os canais de memória são agrupados em pares com cada canal que recebe os mesmos dados. Se ocorrer uma falha, o controlador de memória comutará dos DIMMs no canal principal para os DIMMs no canal de backup. A ordem de instalação de DIMMs para o espelhamento de memória varia dependendo do número de processadores e DIMMs instalados no servidor.
O espelhamento de memória reduz a memória máxima disponível pela metade da memória instalada. Por exemplo, se o servidor tiver 64 GB de memória instalada, apenas 32 GB de memória endereçável estarão disponíveis quando o espelhamento de memória será ativado.
Cada DIMM deve ser idêntica em tamanho e arquitetura.
As DIMMs em cada canal de memória devem ser iguais em densidade.
Se dois canais de memória tiverem DIMMs, o espelhamento ocorrerá em duas DIMMs (os canais 0/1 conterão os caches de memória primário e secundário).
Espelhamento parcial de memória é uma sub-função do espelhamento de memória. Ele requer seguir a ordem de instalação da memória do modo de espelhamento de memória.
A tabela a seguir mostra a sequência de preenchimento de DIMM para o modo de espelhamento de memória.
A tabela a seguir mostra a sequência de preenchimento de módulos de memória para o modo independente.
Total de DIMMs | Processador 0 | ||||||||||||||||
1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | ||
32 DIMMs†‡ | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | |
Total de DIMMs | Processador 1 | ||||||||||||||||
17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 25 | 26 | 27 | 28 | 29 | 30 | 31 | 32 | ||
32 DIMMs†‡ | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 25 | 26 | 27 | 28 | 29 | 30 | 31 | 32 |
† O recurso SNC2 (Sub NUMA Clustering) só pode ser ativado quando DIMMs são preenchidos nesta sequência especificada. O recurso SNC2 pode ser habilitado por meio de UEFI.