Ordre d'installation du mode de mise en miroir de la mémoire
Le mode de mise en miroir fournit une redondance de la mémoire tout en réduisant de moitié la capacité de mémoire de tout le système. Les canaux de mémoire sont regroupés par paires et chaque canal reçoit les mêmes données. Si une panne se produit, le contrôleur de mémoire passe des barrettes DIMM situées sur le premier canal à celles du canal de sauvegarde. L'ordre d'installation des barrettes DIMM en mise en miroir de la mémoire varie en fonction du nombre de processeurs et de barrettes DIMM installés sur le serveur.
La mise en miroir mémoire réduit de moitié la quantité disponible maximum de la mémoire installée. Par exemple, si le serveur dispose d'une mémoire installée de 64 Go, il ne reste que 32 Go de mémoire adressable si la mise en miroir est activée.
La taille et l'architecture de chacune des barrettes DIMM doivent être identiques.
Les barrettes DIMM de chaque canal de mémoire doivent être de densité égale.
Si deux canaux de mémoire possèdent des barrettes DIMM, la mise en miroir se produit sur deux barrettes DIMM (les canaux 0/1 contiennent tous les deux les caches principaux ou secondaires de la mémoire).
Si trois canaux de mémoire possèdent des barrettes DIMM, la mise en miroir se produit sur les trois barrettes DIMM (les canaux 0/1, les canaux 1/2 et les canaux 2/0 contiennent tous les caches principaux ou secondaires de la mémoire).
Avec deux processeurs
Le tableau ci-après indique la séquence de remplissage des barrettes DIMM pour la mise en miroir mémoire lorsque deux processeurs sont installés.
Total | Processeur 1 | Processeur 2 | Total | |||||||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Des barrettes DIMM | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | Des barrettes DIMM | |||
8* | 3 | 5 | 8 | 10 | 15 | 17 | 20 | 22 | 8 | |||||||||||||||||||
12* | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 12 | |||||||||||||||
24* | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 24 |
Avec quatre processeurs
Le tableau ci-après indique la séquence de remplissage des barrettes DIMM pour le mode de mise en miroir mémoire lorsque quatre processeurs sont installés.
Total | Processeur 1 | Processeur 2 | Total | |||||||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Des barrettes DIMM | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | Des barrettes DIMM | |||
16* | 3 | 5 | 8 | 10 | 15 | 17 | 20 | 22 | 16 | |||||||||||||||||||
24* | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 24 | |||||||||||||||
48* | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 48 | |||
Total | Processeur 3 | Processeur 4 | Total | |||||||||||||||||||||||||
Des barrettes DIMM | 25 | 26 | 27 | 28 | 29 | 30 | 31 | 32 | 33 | 34 | 35 | 36 | 37 | 38 | 39 | 40 | 41 | 42 | 43 | 44 | 45 | 46 | 47 | 48 | Des barrettes DIMM | |||
16* | 27 | 29 | 32 | 34 | 39 | 41 | 44 | 46 | 16 | |||||||||||||||||||
24* | 25 | 27 | 29 | 32 | 34 | 46 | 37 | 39 | 41 | 44 | 46 | 48 | 24 | |||||||||||||||
48* | 25 | 26 | 27 | 28 | 29 | 30 | 31 | 32 | 33 | 34 | 35 | 36 | 37 | 38 | 39 | 10 | 41 | 42 | 43 | 44 | 45 | 46 | 47 | 48 | 48 |