Saltar al contenido principal

Orden de instalación de DCPMM: modo de aplicación directa con ocho procesadores

Cuando se implementa el modo de aplicación directa, se puede instalar en cualquier capacidad de cualquiera de los DIMM admitidos.

Cuando se instalan ocho procesadores en el servidor:
  • Los procesadores 1 y 2 están instalados en la placa del sistema inferior de la bandeja de computación inferior.

  • Los procesadores 3 y 4 están instalados en la placa del sistema superior de la bandeja de computación inferior.

  • Los procesadores 5 y 6 están instalados en la placa del sistema inferior de la bandeja de computación superior.

  • Los procesadores 7 y 8 están instalados en la placa del sistema superior de la bandeja de computación superior.

Varias configuraciones son compatibles con la implementación del modo de aplicación directa con ocho procesadores:
  • 6 DCPMM/ 6 DIMM de DRAM por procesador

  • 4 DCPMM/ 6 DIMM de DRAM por procesador

  • 2 DCPMM/ 8 DIMM de DRAM por procesador

  • 2 DCPMM/ 6 DIMM de DRAM por procesador

  • 2 DCPMM/ 4 DIMM de DRAM por procesador

  • 1 DCPMM/ 6 DIMM de DRAM por procesador

  • 1 DCPMM en el sistema

6 DCPMM/ 6 DIMM de DRAM por procesador

Tabla 1. Modo de aplicación directa con 6 DCPMM y 6 DIMM de DRAM por procesador (8 procesadores).
En la tabla inferior:
  • P = DCPMM

  • D = DIMM DRAM

Procesador 1Procesador 2
123456 789101112131415161718 192021222324
DPDPDP PDPDPDDPDPDP PDPDPD
Procesador 3Procesador 4
123456 789101112131415161718 192021222324
DPDPDP PDPDPDDPDPDP PDPDPD
Procesador 5Procesador 6
123456 789101112131415161718 192021222324
DPDPDP PDPDPDDPDPDP PDPDPD
Procesador 7Procesador 8
123456 789101112131415161718 192021222324
DPDPDP PDPDPDDPDPDP PDPDPD

4 DCPMM/ 6 DIMM de DRAM por procesador

Tabla 2. Modo de aplicación directa con 4 DCPMM y 6 DIMM de DRAM por procesador (8 procesadores).
En la tabla inferior:
  • P = DCPMM

  • D = DIMM DRAM

Procesador 1Procesador 2
123456 789101112131415161718 192021222324
D DPDP PDPD DD DPDP PDPD D
Procesador 3Procesador 4
123456 789101112131415161718 192021222324
D DPDP PDPD DD DPDP PDPD D
Procesador 5Procesador 6
123456 789101112131415161718 192021222324
D DPDP PDPD DD DPDP PDPD D
Procesador 7Procesador 8
123456 789101112131415161718 192021222324
D DPDP PDPD DD DPDP PDPD D

2 DCPMM/ 8 DIMM de DRAM por procesador

Tabla 3. Modo de aplicación directa con 2 DCPMM y 8 DIMM de DRAM por procesador (8 procesadores).
En la tabla inferior:
  • P = DCPMM

  • D = DIMM DRAM

Procesador 1Procesador 2
123456 789101112131415161718 192021222324
P DDDD DDDD PP DDDD DDDD P
Procesador 3Procesador 4
123456 789101112131415161718 192021222324
P DDDD DDDD PP DDDD DDDD P
Procesador 5Procesador 6
123456 789101112131415161718 192021222324
P DDDD DDDD PP DDDD DDDD P
Procesador 7Procesador 8
123456 789101112131415161718 192021222324
P DDDD DDDD PP DDDD DDDD P

2 DCPMM/ 6 DIMM de DRAM por procesador

Tabla 4. Modo de aplicación directa con 2 DCPMM y 6 DIMM de DRAM por procesador (8 procesadores).
En la tabla inferior:
  • P = DCPMM

  • D = DIMM DRAM

Procesador 1Procesador 2
123456 789101112131415161718 192021222324
D D DP PD D DD D DP PD D D
Procesador 3Procesador 4
123456 789101112131415161718 192021222324
D D DP PD D DD D DP PD D D
Procesador 5Procesador 6
123456 789101112131415161718 192021222324
D D DP PD D DD D DP PD D D
Procesador 7Procesador 8
123456 789101112131415161718 192021222324
D D DP PD D DD D DP PD D D

2 DCPMM/ 4 DIMM de DRAM por procesador

Tabla 5. Modo de aplicación directa con 2 DCPMM y 4 DIMM de DRAM por procesador (8 procesadores).
En la tabla inferior:
  • P = DCPMM

  • D = DIMM DRAM

Procesador 1Procesador 2
123456 789101112131415161718 192021222324
P D D   D D PP D D   D D P
Procesador 3Procesador 4
123456 789101112131415161718 192021222324
P D D   D D PP D D   D D P
Procesador 5Procesador 6
123456 789101112131415161718 192021222324
P D D   D D PP D D   D D P
Procesador 7Procesador 8
123456 789101112131415161718 192021222324
P D D   D D PP D D   D D P

1 DCPMM/ 6 DIMM de DRAM por procesador

Tabla 6. Modo de aplicación directa con 1 DCPMM y 6 DIMM de DRAM.
En la tabla inferior:
  • P = DCPMM

  • D = DIMM DRAM

Procesador 1Procesador 2
123456 789101112131415161718 192021222324
D D D  PD D DD D D  PD D D
Procesador 3Procesador 4
123456 789101112131415161718 192021222324
D D D  PD D DD D D  PD D D
Procesador 5Procesador 6
123456 789101112131415161718 192021222324
D D D  PD D DD D D  PD D D
Procesador 7Procesador 8
123456 789101112131415161718 192021222324
D D D  PD D DD D D  PD D D

1 DCPMM en el sistema

Tabla 7. Modo de aplicación directa con 1 DCPMM en el sistema.
En la tabla inferior:
  • P = DCPMM

  • D = DIMM DRAM

Procesador 1Procesador 2
123456 789101112131415161718 192021222324
D D D  PD D DD D D   D D D
Procesador 3Procesador 4
123456 789101112131415161718 192021222324
D D D   D D DD D D   D D D
Procesador 5Procesador 6
123456 789101112131415161718 192021222324
D D D   D D DD D D   D D D
Procesador 7Procesador 8
123456 789101112131415161718 192021222324
D D D   D D DD D D   D D D