Aller au contenu principal

Mode d'économie de rang de mémoire

En mode de mise en réserve mémoire par rang, un rang de mémoire DIMM sert de secours pour les autres rangs du même canal. Le rang de secours est réservé et n'est pas utilisé comme mémoire active. La capacité mémoire du rang de secours est identique ou supérieure à celle de tous les autres rangs de barrettes DIMM actifs du canal. Lorsqu'un seuil d'erreur est dépassé, le contenu de ce rang est copié dans le rang de secours. Le rang de barrettes DIMM défectueux est mis hors ligne, et le rang de secours est mis en ligne et utilisé comme mémoire active à la place du rang défectueux.

Il existe deux sections pour le mode de mise en réserve mémoire :
  • Pour une mémoire à rang unique (1R) : Section 1.

  • Pour une mémoire double (2R) ou à rangs plus élevés : Section 2.

Section 1 : mode d’économie de rang de mémoire pour une mémoire à rang unique (1R).

Tableau 1. Séquence de remplissage des modules DIMM pour le mode d'économie de rang de mémoire pour une mémoire à rang unique (1R).
Nombre de processeurs installésNombre de barrettes DIMM installéesPort DIMM
125, 6
45, 6, 7, 8
65, 6, 7, 8, 3, 4
85, 6, 7, 8, 3, 4, 9, 10
105, 6, 7, 8, 3, 4, 9, 10, 1, 2
125, 6, 7, 8, 3, 4, 9, 10, 1, 2, 11, 12
245, 6, 20, 19
85, 6, 20, 19, 7, 8, 18, 17
125, 6, 20, 19, 7, 8, 18, 17, 3, 4, 22, 21
165, 6, 20, 19, 7, 8, 18, 17, 3, 4, 22, 21, 9, 10, 16, 15
205, 6, 20, 19, 7, 8, 18, 17, 3, 4, 22, 21, 9, 10, 16, 15, 1, 2, 24, 23
245, 6, 20, 19, 7, 8, 18, 17, 3, 4, 22, 21, 9, 10, 16, 15, 1, 2, 24, 23, 11, 12, 14, 13

Section 2 : mode d’économie de rang de mémoire pour une mémoire à rang double (2R) ou plus.

Tableau 2. Séquence de remplissage des modules DIMM pour le mode d'économie de rang de mémoire pour une mémoire à rang double (2R) ou plus avec un processeur
Nombre de barrettes DIMM installées1 processeur installé
Port DIMM
15
25, 8
35, 8, 3
45, 8, 3, 10
55, 8, 3, 10, 1
65, 8, 3, 10, 1, 12
73, 5, 8, 10, 12, 4, 6
83, 4, 5, 6, 8, 10, 7, 9
93, 4, 5, 6, 8, 10, 12, 1, 2
101, 2, 3, 4, 5, 6, 8, 10, 7, 9
111, 2, 3, 4, 5, 6, 7, 8, 9, 10, 12
121, 2, 3, 4, 5, 6, 7, 8, 9, 10, 12, 11
13Non utilisé - maximum de 12 barrettes DIMM dans les systèmes à 1 processeur
Tableau 3. Séquence de remplissage des modules DIMM pour le mode d'économie de rang de mémoire pour une mémoire à rang double (2R) ou plus avec deux processeurs
Nombre de barrettes DIMM installées2 processeurs installés
Port DIMM
25, 20
45, 20, 8, 17
65, 8, 17, 20, 3, 22
83, 5, 8, 17, 20, 22, 10, 15
103, 5, 8, 10, 15, 17, 20, 22, 1, 24
121, 3, 5, 8, 10, 13, 15, 17, 20, 22, 12, 24
143, 5, 8, 10, 12, 13, 15, 17, 20, 22, 4, 6, 19, 21
163, 4, 5, 6, 8, 10, 15, 17, 19, 20, 21, 22, 7, 9, 16, 18
183, 4, 5, 6, 8, 10, 15, 17, 19, 20, 21, 22, 1, 2, 12, 13, 23, 24
201, 2, 3, 4, 5, 6, 8, 10, 15, 17, 19, 20, 21, 22, 23, 24, 7, 9, 16, 18
221, 2, 3, 4, 5, 6, 7, 8, 9, 10, 15, 16, 17, 18, 19, 20, 21, 22, 23, 24, 12, 13
241, 2, 3, 4, 5, 6, 7, 8, 9, 10, 12, 13, 15, 16, 17, 18, 19, 20, 21, 22, 23, 24, 11, 14