Dans ce mode, les PMEM agissent en tant que mémoire système volatile, alors que les barrettes DRAM DIMM agissent en tant que cache.
Tableau 1. Remplissage de la mémoire en mode mémoire avec un processeur |
---|
Configuration | Processeur 1 |
---|
16 | 15 | 14 | 13 | 12 | 11 | 10 | 9 | | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 |
---|
8 DIMM et 8 PMEM | D | P | D | P | D | P | D | P | | P | D | P | D | P | D | P | D |
8 DIMM et 4 PMEM | D | | D | P | D | | D | P | | P | D | | D | P | D | | D |
4 DIMM et 4 PMEM | P | | D | | P | | D | | | | D | | P | | D | | P |
Tableau 2. Remplissage de la mémoire dans le mode mémoire avec deux processeurs |
---|
Configuration | Processeur 1 |
---|
16 | 15 | 14 | 13 | 12 | 11 | 10 | 9 | | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 |
---|
16 DIMM et 16 PMEM | D | P | D | P | D | P | D | P | | P | D | P | D | P | D | P | D |
16 DIMM et 8 PMEM | D | | D | P | D | | D | P | | P | D | | D | P | D | | D |
8 DIMM et 8 PMEM | P | | D | | P | | D | | | | D | | P | | D | | P |
Configuration | Processeur 2 |
---|
32 | 31 | 30 | 29 | 28 | 27 | 26 | 25 | | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17 |
---|
16 DIMM et 16 PMEM | D | P | D | P | D | P | D | P | | P | D | P | D | P | D | P | D |
16 DIMM et 8 PMEM | D | | D | P | D | | D | P | | P | D | | D | P | D | | D |
8 DIMM et 8 PMEM | P | | D | | P | | D | | | | D | | P | | D | | P |