Ordre d'installation : mise en miroir mémoire avec six processeurs
Ordre d'installation d'un module de mémoire pour la mise en miroir mémoire pour six processeurs installés sur le serveur.
Les tableaux ci-après indiquent la séquence de remplissage des barrettes DIMM pour la mise en miroir mémoire lorsque six processeurs sont installés.
Les processeurs 1 et 2 sont installés dans la carte mère inférieure du plateau de calcul inférieur.
Les processeurs 3 et 4 sont installés dans la carte mère supérieure du plateau de calcul inférieur.
Le processeur 5 se situe dans la carte mère inférieure du plateau de calcul supérieur.
Le processeur 6 est installé dans la carte mère supérieure du plateau de calcul supérieur (emplacement de processeur 7).
Total | Processeur 1 | Processeur 2 | Total | |||||||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
DIMM, barrettes | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | DIMM, barrettes | |||
12 | 8 | 10 | 20 | 22 | 12 | |||||||||||||||||||||||
13 | 8 | 10 | 12 | 20 | 22 | 13 | ||||||||||||||||||||||
14 | 8 | 10 | 12 | 20 | 22 | 24 | 14 | |||||||||||||||||||||
15 | 8 | 10 | 12 | 20 | 22 | 24 | 15 | |||||||||||||||||||||
16 | 8 | 10 | 12 | 20 | 22 | 24 | 16 | |||||||||||||||||||||
17 | 8 | 10 | 12 | 20 | 22 | 24 | 17 | |||||||||||||||||||||
18 | 8 | 10 | 12 | 20 | 22 | 24 | 18 | |||||||||||||||||||||
19 | 3 | 5 | 8 | 10 | 20 | 22 | 24 | 19 | ||||||||||||||||||||
20 | 3 | 5 | 8 | 10 | 15 | 17 | 20 | 22 | 20 | |||||||||||||||||||
21 | 3 | 5 | 8 | 10 | 15 | 17 | 20 | 22 | 21 | |||||||||||||||||||
22 | 3 | 5 | 8 | 10 | 15 | 17 | 20 | 22 | 22 | |||||||||||||||||||
23 | 3 | 5 | 8 | 10 | 15 | 17 | 20 | 22 | 23 | |||||||||||||||||||
24 | 3 | 5 | 8 | 10 | 15 | 17 | 20 | 22 | 24 |
Séquences de remplissage des barrettes DIMM associées pour six systèmes de processeurs :
Séquences de remplissage des modules DIMM des processeurs 1 et 2 :
Pour continuer à peupler les barrettes DIMM pour un système ayant de 12 à 24 barrettes DIMM :
Total | Processeur 1 | Processeur 2 | Total | |||||||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
DIMM, barrettes | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | DIMM, barrettes | |||
25 | 1 | 3 | 5 | 8 | 10 | 12 | 15 | 17 | 20 | 22 | 25 | |||||||||||||||||
26 | 1 | 3 | 5 | 8 | 10 | 12 | 15 | 17 | 20 | 22 | 26 | |||||||||||||||||
27 | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 27 | |||||||||||||||
28 | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 28 | |||||||||||||||
29 | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 29 | |||||||||||||||
30 | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 30 | |||||||||||||||
31 | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 31 | |||||||||||||||
32 | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 32 | |||||||||||||||
33 | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 33 | |||||||||||||||
34 | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 34 | |||||||||||||||
35 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 35 | ||||||||||||
36 | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 36 | |||||||||||||||
37 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 37 | ||||||||||||
38 | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 38 | |||||||||||||||
39 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 39 | ||||||||||||
40 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 40 | |||||||||||
41 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 41 | ||||||||||
42 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 42 | |||||||||||
43 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 43 | ||||||||||
44 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 44 | |||||||||||
45 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 45 | ||||||||||
46 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 46 | |||||||||||
47 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 47 | ||||||||||
48 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 48 |
Séquences de remplissage des barrettes DIMM associées pour six systèmes de processeurs :
Séquences de remplissage des modules DIMM des processeurs 1 et 2 :
Pour continuer à peupler les barrettes DIMM pour un système ayant de 25 à 48 barrettes DIMM :
Total | Processeur 1 | Processeur 2 | Total | |||||||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
DIMM, barrettes | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | DIMM, barrettes | |||
49 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 49 | ||||||||||
50 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 19 | 20 | 21 | 22 | 23 | 24 | 50 | |||||||||
51 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 19 | 20 | 21 | 22 | 23 | 24 | 51 | |||||||||
52 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 19 | 20 | 21 | 22 | 23 | 24 | 52 | |||||||||
53 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 19 | 20 | 21 | 22 | 23 | 24 | 53 | |||||||||
54 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 19 | 20 | 21 | 22 | 23 | 24 | 54 | |||||||||
55 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 19 | 20 | 21 | 22 | 23 | 24 | 55 | ||||||
56 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 19 | 20 | 21 | 22 | 23 | 24 | 56 | ||||||
57 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 19 | 20 | 21 | 22 | 23 | 24 | 57 | ||||||
58 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 58 | |||
59 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 59 | |||
60 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 60 | |||
61 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 61 | |||
62 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 62 | |||
63 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 63 | |||
64 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 64 | |||
65 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 65 | |||
66 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 66 | |||
67 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 67 | |||
68 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 68 | |||
69 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 69 | |||
70 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 70 | |||
71 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 71 | |||
72 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 72 |
Séquences de remplissage des barrettes DIMM associées pour six systèmes de processeurs :
Séquences de remplissage des modules DIMM des processeurs 1 et 2 :
Pour continuer à peupler les barrettes DIMM pour un système ayant de 49 à 72 barrettes DIMM :
Total | Processeur 3 | Processeur 4 | Total | |||||||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
DIMM, barrettes | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | DIMM, barrettes | |||
12 | 8 | 10 | 20 | 22 | 12 | |||||||||||||||||||||||
13 | 8 | 10 | 20 | 22 | 13 | |||||||||||||||||||||||
14 | 8 | 10 | 20 | 22 | 14 | |||||||||||||||||||||||
15 | 8 | 10 | 12 | 20 | 22 | 15 | ||||||||||||||||||||||
16 | 8 | 10 | 12 | 20 | 22 | 24 | 16 | |||||||||||||||||||||
17 | 8 | 10 | 12 | 20 | 22 | 24 | 17 | |||||||||||||||||||||
18 | 8 | 10 | 12 | 20 | 22 | 24 | 18 | |||||||||||||||||||||
19 | 8 | 10 | 12 | 20 | 22 | 24 | 19 | |||||||||||||||||||||
20 | 8 | 10 | 12 | 20 | 22 | 24 | 20 | |||||||||||||||||||||
21 | 3 | 5 | 8 | 10 | 20 | 22 | 24 | 21 | ||||||||||||||||||||
22 | 3 | 5 | 8 | 10 | 15 | 17 | 20 | 22 | 22 | |||||||||||||||||||
23 | 3 | 5 | 8 | 10 | 15 | 17 | 20 | 22 | 23 | |||||||||||||||||||
24 | 3 | 5 | 8 | 10 | 15 | 17 | 20 | 22 | 24 |
Séquences de remplissage des barrettes DIMM associées pour six systèmes de processeurs :
Séquences de remplissage des modules DIMM des processeurs 3 et 4 :
Pour continuer à peupler les barrettes DIMM pour un système ayant de 12 à 24 barrettes DIMM :
Total | Processeur 3 | Processeur 4 | Total | |||||||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
DIMM, barrettes | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | DIMM, barrettes | |||
25 | 3 | 5 | 8 | 10 | 15 | 17 | 20 | 22 | 25 | |||||||||||||||||||
26 | 3 | 5 | 8 | 10 | 15 | 17 | 20 | 22 | 26 | |||||||||||||||||||
27 | 1 | 3 | 5 | 8 | 10 | 12 | 20 | 22 | 24 | 27 | ||||||||||||||||||
28 | 3 | 5 | 8 | 10 | 15 | 17 | 20 | 22 | 28 | |||||||||||||||||||
29 | 29 La configuration de la mise en miroir de la mémoire des modules DIMM n'est pas prise en charge. | 29 | ||||||||||||||||||||||||||
30 | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 30 | |||||||||||||||
31 | 3 | 5 | 8 | 10 | 13 | 15 | 17 | 20 | 22 | 24 | 31 | |||||||||||||||||
32 | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 32 | |||||||||||||||
33 | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 33 | |||||||||||||||
34 | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 34 | |||||||||||||||
35 | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 35 | |||||||||||||||
36 | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 36 | |||||||||||||||
37 | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 37 | |||||||||||||||
38 | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 38 | |||||||||||||||
39 | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 39 | |||||||||||||||
40 | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 40 | |||||||||||||||
41 | 1 | 3 | 5 | 8 | 10 | 12 | 13 | 15 | 17 | 20 | 22 | 24 | 41 | |||||||||||||||
42 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 13 | 15 | 17 | 20 | 22 | 24 | 42 | |||||||||||||
43 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 13 | 15 | 17 | 20 | 22 | 24 | 43 | |||||||||||||
44 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 44 | |||||||||||
45 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 45 | |||||||||||
46 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 46 | |||||||||||
47 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 47 | |||||||||||
48 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 48 |
Séquences de remplissage des barrettes DIMM associées pour six systèmes de processeurs :
Séquences de remplissage des modules DIMM des processeurs 3 et 4 :
Pour continuer à peupler les barrettes DIMM pour un système ayant de 25 à 48 barrettes DIMM :
Total | Processeur 3 | Processeur 4 | Total | |||||||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
DIMM, barrettes | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | DIMM, barrettes | |||
49 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 49 | |||||||||||
50 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 50 | |||||||||||
51 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 51 | ||||||||||
52 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 19 | 20 | 21 | 22 | 23 | 24 | 52 | |||||||||
53 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 19 | 20 | 21 | 22 | 23 | 24 | 53 | |||||||||
54 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 19 | 20 | 21 | 22 | 23 | 24 | 54 | |||||||||
55 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 19 | 20 | 21 | 22 | 23 | 24 | 55 | |||||||||
56 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 19 | 20 | 21 | 22 | 23 | 24 | 56 | |||||||||
57 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 19 | 20 | 21 | 22 | 23 | 24 | 57 | |||||||||
58 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 19 | 20 | 21 | 22 | 23 | 24 | 58 | |||||||||
59 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 19 | 20 | 21 | 22 | 23 | 24 | 59 | |||||||||
60 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 19 | 20 | 21 | 22 | 23 | 24 | 60 | |||||||||
61 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 19 | 20 | 21 | 22 | 23 | 24 | 61 | ||||||
62 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 19 | 20 | 21 | 22 | 23 | 24 | 62 | ||||||
63 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 15 | 17 | 19 | 20 | 21 | 22 | 23 | 24 | 63 | ||||||
64 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 64 | |||
65 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 65 | |||
66 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 66 | |||
67 | 67 La configuration de la mise en miroir de la mémoire des modules DIMM n'est pas prise en charge. | 67 | ||||||||||||||||||||||||||
68 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 68 | |||
69 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 69 | |||
70 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 70 | |||
71 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 71 | |||
72 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 72 |
Séquences de remplissage des barrettes DIMM associées pour six systèmes de processeurs :
Séquences de remplissage des modules DIMM des processeurs 3 et 4 :
Pour continuer à peupler les barrettes DIMM pour un système ayant de 49 à 72 barrettes DIMM :
Total | Processeur 5 | L'emplacement du processeur 6 est vide | Total | |||||||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
DIMM, barrettes | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | DIMM, barrettes | |||
12 | 8 | 10 | 12 | |||||||||||||||||||||||||
13 | 8 | 10 | 13 | |||||||||||||||||||||||||
14 | 8 | 10 | 14 | |||||||||||||||||||||||||
15 | 8 | 10 | 15 | |||||||||||||||||||||||||
16 | 8 | 10 | 16 | |||||||||||||||||||||||||
17 | 8 | 10 | 12 | 17 | ||||||||||||||||||||||||
18 | 8 | 10 | 12 | 18 | ||||||||||||||||||||||||
19 | 8 | 10 | 12 | 19 | ||||||||||||||||||||||||
20 | 8 | 10 | 12 | 20 | ||||||||||||||||||||||||
21 | 8 | 10 | 12 | 21 | ||||||||||||||||||||||||
22 | 8 | 10 | 12 | 22 | ||||||||||||||||||||||||
23 | 3 | 5 | 8 | 10 | 23 | |||||||||||||||||||||||
24 | 3 | 5 | 8 | 10 | 24 |
Séquences de remplissage des barrettes DIMM associées pour six systèmes de processeurs :
Séquences de remplissage des modules DIMM des processeurs 5 et 6 :
Pour continuer à peupler les barrettes DIMM pour un système ayant de 12 à 24 barrettes DIMM :
Total | Processeur 5 | L'emplacement du processeur 6 est vide | Total | |||||||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
DIMM, barrettes | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | DIMM, barrettes | |||
25 | 3 | 5 | 8 | 10 | 25 | |||||||||||||||||||||||
26 | 3 | 5 | 8 | 10 | 26 | |||||||||||||||||||||||
27 | 8 | 10 | 12 | 27 | ||||||||||||||||||||||||
28 | 3 | 5 | 8 | 10 | 28 | |||||||||||||||||||||||
29 | 29 La configuration de la mise en miroir de la mémoire des modules DIMM n'est pas prise en charge. | 29 | ||||||||||||||||||||||||||
30 | 8 | 10 | 12 | 30 | ||||||||||||||||||||||||
31 | 3 | 5 | 8 | 10 | 31 | |||||||||||||||||||||||
32 | 3 | 5 | 8 | 10 | 32 | |||||||||||||||||||||||
33 | 1 | 3 | 5 | 8 | 10 | 12 | 33 | |||||||||||||||||||||
34 | 1 | 3 | 5 | 8 | 10 | 12 | 34 | |||||||||||||||||||||
35 | 3 | 5 | 8 | 10 | 35 | |||||||||||||||||||||||
36 | 1 | 3 | 5 | 8 | 10 | 12 | 36 | |||||||||||||||||||||
37 | 1 | 3 | 5 | 8 | 10 | 12 | 37 | |||||||||||||||||||||
38 | 1 | 3 | 5 | 8 | 10 | 12 | 38 | |||||||||||||||||||||
39 | 1 | 3 | 5 | 8 | 10 | 12 | 39 | |||||||||||||||||||||
40 | 1 | 3 | 5 | 8 | 10 | 12 | 40 | |||||||||||||||||||||
41 | 1 | 3 | 5 | 8 | 10 | 12 | 41 | |||||||||||||||||||||
42 | 1 | 3 | 5 | 8 | 10 | 12 | 42 | |||||||||||||||||||||
43 | 1 | 3 | 5 | 8 | 10 | 12 | 43 | |||||||||||||||||||||
44 | 1 | 3 | 5 | 8 | 10 | 12 | 44 | |||||||||||||||||||||
45 | 1 | 3 | 5 | 8 | 10 | 12 | 45 | |||||||||||||||||||||
46 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 46 | |||||||||||||||||||
47 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 47 | |||||||||||||||||||
48 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 48 |
Séquences de remplissage des barrettes DIMM associées pour six systèmes de processeurs :
Séquences de remplissage des modules DIMM des processeurs 5 et 6 :
Pour continuer à peupler les barrettes DIMM pour un système ayant de 25 à 48 barrettes DIMM :
Total | Processeur 5 | L'emplacement du processeur 6 est vide | Total | |||||||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
DIMM, barrettes | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | DIMM, barrettes | |||
49 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 49 | |||||||||||||||||||
50 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 50 | |||||||||||||||||||
51 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 51 | |||||||||||||||||||
52 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 52 | |||||||||||||||||||
53 | 1 | 3 | 5 | 8 | 10 | 12 | 53 | |||||||||||||||||||||
54 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 54 | ||||||||||||||||||
55 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 55 | |||||||||||||||||||
56 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 56 | ||||||||||||||||||
57 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 57 | ||||||||||||||||||
58 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 58 | |||||||||||||||||||
59 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 59 | ||||||||||||||||||
60 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 60 | ||||||||||||||||||
61 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 61 | |||||||||||||||||||
62 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 62 | ||||||||||||||||||
63 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 63 | ||||||||||||||||||
64 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 64 | |||||||||||||||||||
65 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 65 | ||||||||||||||||||
66 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 66 | ||||||||||||||||||
67 | 67 La configuration de la mise en miroir de la mémoire des modules DIMM n'est pas prise en charge. | 67 | ||||||||||||||||||||||||||
68 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 68 | |||||||||||||||
69 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 69 | |||||||||||||||
70 | 70 La configuration de la mise en miroir de la mémoire des modules DIMM n'est pas prise en charge. | 70 | ||||||||||||||||||||||||||
71 | 71 La configuration de la mise en miroir de la mémoire des modules DIMM n'est pas prise en charge. | 71 | ||||||||||||||||||||||||||
72 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 72 |
Séquences de remplissage des barrettes DIMM associées pour six systèmes de processeurs :
Total | Emplacement de processeur 7 (processeur 6) | Processeur 8 | Total | |||||||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
DIMM, barrettes | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | DIMM, barrettes | |||
12 | 8 | 10 | 12 | |||||||||||||||||||||||||
13 | 8 | 10 | 13 | |||||||||||||||||||||||||
14 | 8 | 10 | 14 | |||||||||||||||||||||||||
15 | 8 | 10 | 15 | |||||||||||||||||||||||||
16 | 8 | 10 | 16 | |||||||||||||||||||||||||
17 | 8 | 10 | 17 | |||||||||||||||||||||||||
18 | 8 | 10 | 12 | 18 | ||||||||||||||||||||||||
19 | 8 | 10 | 12 | 19 | ||||||||||||||||||||||||
20 | 8 | 10 | 12 | 20 | ||||||||||||||||||||||||
21 | 8 | 10 | 12 | 21 | ||||||||||||||||||||||||
22 | 8 | 10 | 12 | 22 | ||||||||||||||||||||||||
23 | 8 | 10 | 12 | 23 | ||||||||||||||||||||||||
24 | 3 | 5 | 8 | 10 | 24 |
Séquences de remplissage des barrettes DIMM associées pour six systèmes de processeurs :
Séquences de remplissage des modules DIMM des processeurs 7 et 8 :
Pour continuer à peupler les barrettes DIMM pour un système ayant de 12 à 24 barrettes DIMM :
Total | Emplacement de processeur 7 (processeur 6) | Processeur 8 | Total | |||||||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
DIMM, barrettes | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | DIMM, barrettes | |||
25 | 8 | 10 | 12 | 25 | ||||||||||||||||||||||||
26 | 3 | 5 | 8 | 10 | 26 | |||||||||||||||||||||||
27 | 8 | 10 | 12 | 27 | ||||||||||||||||||||||||
28 | 3 | 5 | 8 | 10 | 28 | |||||||||||||||||||||||
29 | 29 La configuration de la mise en miroir de la mémoire des modules DIMM n'est pas prise en charge. | 29 | ||||||||||||||||||||||||||
30 | 8 | 10 | 12 | 30 | ||||||||||||||||||||||||
31 | 8 | 10 | 12 | 31 | ||||||||||||||||||||||||
32 | 3 | 5 | 8 | 10 | 32 | |||||||||||||||||||||||
33 | 8 | 10 | 12 | 33 | ||||||||||||||||||||||||
34 | 3 | 5 | 8 | 10 | 34 | |||||||||||||||||||||||
35 | 3 | 5 | 8 | 10 | 35 | |||||||||||||||||||||||
36 | 1 | 3 | 5 | 8 | 10 | 12 | 36 | |||||||||||||||||||||
37 | 3 | 5 | 8 | 10 | 37 | |||||||||||||||||||||||
38 | 3 | 5 | 8 | 10 | 38 | |||||||||||||||||||||||
39 | 1 | 3 | 5 | 8 | 10 | 12 | 39 | |||||||||||||||||||||
40 | 1 | 3 | 5 | 8 | 10 | 12 | 40 | |||||||||||||||||||||
41 | 1 | 3 | 5 | 8 | 10 | 12 | 41 | |||||||||||||||||||||
42 | 1 | 3 | 5 | 8 | 10 | 12 | 42 | |||||||||||||||||||||
43 | 1 | 3 | 5 | 8 | 10 | 12 | 43 | |||||||||||||||||||||
44 | 1 | 3 | 5 | 8 | 10 | 12 | 44 | |||||||||||||||||||||
45 | 1 | 3 | 5 | 8 | 10 | 12 | 45 | |||||||||||||||||||||
46 | 1 | 3 | 5 | 8 | 10 | 12 | 46 | |||||||||||||||||||||
47 | 1 | 3 | 5 | 8 | 10 | 12 | 47 | |||||||||||||||||||||
48 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 48 |
Séquences de remplissage des barrettes DIMM associées pour six systèmes de processeurs :
Séquences de remplissage des modules DIMM des processeurs 7 et 8 :
Pour continuer à peupler les barrettes DIMM pour un système ayant de 25 à 48 barrettes DIMM :
Total | Emplacement de processeur 7 (processeur 6) | Processeur 8 | Total | |||||||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
DIMM, barrettes | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | DIMM, barrettes | |||
49 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 49 | |||||||||||||||||||
50 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 50 | |||||||||||||||||||
51 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 51 | |||||||||||||||||||
52 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 52 | |||||||||||||||||||
53 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 53 | |||||||||||||||||||
54 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 54 | ||||||||||||||||||
55 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 55 | |||||||||||||||||||
56 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 56 | |||||||||||||||||||
57 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 57 | ||||||||||||||||||
58 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 58 | |||||||||||||||||||
59 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 59 | |||||||||||||||||||
60 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 60 | ||||||||||||||||||
61 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 61 | |||||||||||||||||||
62 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 62 | |||||||||||||||||||
63 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 63 | ||||||||||||||||||
64 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 64 | |||||||||||||||||||
65 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 65 | |||||||||||||||||||
66 | 1 | 3 | 5 | 7 | 8 | 9 | 10 | 11 | 12 | 66 | ||||||||||||||||||
67 | 67 La configuration de la mise en miroir de la mémoire des modules DIMM n'est pas prise en charge. | 67 | ||||||||||||||||||||||||||
68 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 68 | |||||||||||||||||||
69 | 1 | 3 | 7 | 8 | 9 | 10 | 11 | 12 | 69 | |||||||||||||||||||
70 | 70 La configuration de la mise en miroir de la mémoire des modules DIMM n'est pas prise en charge. | 70 | ||||||||||||||||||||||||||
71 | 71 La configuration de la mise en miroir de la mémoire des modules DIMM n'est pas prise en charge. | 71 | ||||||||||||||||||||||||||
72 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 72 |
Séquences de remplissage des barrettes DIMM associées pour six systèmes de processeurs :
Séquences de remplissage des modules DIMM des processeurs 7 et 8 :
Pour continuer à peupler les barrettes DIMM pour un système ayant de 49 à 72 barrettes DIMM :