DCPMM 取り付け順序: プロセッサー 4 つのアプリ・ダイレクト・モード
アプリ・ダイレクト・モードを実装する場合、任意の容量のサポートされる DIMM を取り付けることができます。
サーバーに 8 個のプロセッサーが取り付けられている場合:
プロセッサー 1 および 2 は下段コンピュート・トレイの下段システム・ボードに取り付けられています。
プロセッサー 3 および 4 は下段コンピュート・トレイの上段システム・ボードに取り付けられています。
プロセッサー 8 個のアプリ・ダイレクト・モードを実装した場合、いくつかの構成がサポートされます。
プロセッサーごとに DCPMM x 6/DRAM DIMM x 6
プロセッサーごとに DCPMM x 4/DRAM DIMM x 6
プロセッサーごとに DCPMM x 2/DRAM DIMM x 8
プロセッサーごとに DCPMM x 2/DRAM DIMM x 6
プロセッサーごとに DCPMM x 2/DRAM DIMM x 4
プロセッサーごとに DCPMM x 1/DRAM DIMM x 6
システム内に DCPMM x 1
プロセッサーごとに DCPMM x 6/DRAM DIMM x 6
プロセッサー 1 | プロセッサー 2 | |||||||||||||||||||||||||
1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | |||
D | P | D | P | D | P | P | D | P | D | P | D | D | P | D | P | D | P | P | D | P | D | P | D | |||
プロセッサー 3 | プロセッサー 4 | |||||||||||||||||||||||||
1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | |||
D | P | D | P | D | P | P | D | P | D | P | D | D | P | D | P | D | P | P | D | P | D | P | D |
プロセッサーごとに DCPMM x 4/DRAM DIMM x 6
プロセッサー 1 | プロセッサー 2 | |||||||||||||||||||||||||
1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | |||
D | D | P | D | P | P | D | P | D | D | D | D | P | D | P | P | D | P | D | D | |||||||
プロセッサー 3 | プロセッサー 4 | |||||||||||||||||||||||||
1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | |||
D | D | P | D | P | P | D | P | D | D | D | D | P | D | P | P | D | P | D | D |
プロセッサーごとに DCPMM x 2/DRAM DIMM x 8
プロセッサー 1 | プロセッサー 2 | |||||||||||||||||||||||||
1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | |||
P | D | D | D | D | D | D | D | D | P | P | D | D | D | D | D | D | D | D | P | |||||||
プロセッサー 3 | プロセッサー 4 | |||||||||||||||||||||||||
1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | |||
P | D | D | D | D | D | D | D | D | P | P | D | D | D | D | D | D | D | D | P |
プロセッサーごとに DCPMM x 2/DRAM DIMM x 6
プロセッサー 1 | プロセッサー 2 | |||||||||||||||||||||||||
1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | |||
D | D | D | P | P | D | D | D | D | D | D | P | P | D | D | D | |||||||||||
プロセッサー 3 | プロセッサー 4 | |||||||||||||||||||||||||
1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | |||
D | D | D | P | P | D | D | D | D | D | D | P | P | D | D | D |
プロセッサーごとに DCPMM x 2/DRAM DIMM x 4
プロセッサー 1 | プロセッサー 2 | |||||||||||||||||||||||||
1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | |||
P | D | D | D | D | P | P | D | D | D | D | P | |||||||||||||||
プロセッサー 3 | プロセッサー 4 | |||||||||||||||||||||||||
1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | |||
P | D | D | D | D | P | P | D | D | D | D | P |
プロセッサーごとに DCPMM x 1/DRAM DIMM x 6
プロセッサー 1 | プロセッサー 2 | |||||||||||||||||||||||||
1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | |||
D | D | D | P | D | D | D | D | D | D | P | D | D | D | |||||||||||||
プロセッサー 3 | プロセッサー 4 | |||||||||||||||||||||||||
1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | |||
D | D | D | P | D | D | D | D | D | D | P | D | D | D |
システム内に DCPMM x 1
プロセッサー 1 | プロセッサー 2 | |||||||||||||||||||||||||
1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | |||
D | D | D | P | D | D | D | D | D | D | D | D | D | ||||||||||||||
プロセッサー 3 | プロセッサー 4 | |||||||||||||||||||||||||
1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | |||
D | D | D | D | D | D | D | D | D | D | D | D |
フィードバックを送る