Перейти к основному содержимому

Порядок установки модулей DCPMM: режим смешанной памяти с шестью процессорами

При использовании режима смешанной памяти можно установить любые поддерживаемые модули DIMM любой емкости.

Если на сервере установлены шесть процессоров:
  • Процессоры 1 и 2 установлены на нижней материнской плате нижнего лотка вычислительных ресурсов.

  • Процессоры 3 и 4 установлены на верхней материнской плате нижнего лотка вычислительных ресурсов.

  • Процессоры 5 и 6 установлены на нижней материнской плате верхнего лотка вычислительных ресурсов.

При использовании режима смешанной памяти с шестью процессорами поддерживаются несколько конфигураций:
  • 6 модулей DCPMM/6 модулей DIMM DRAM на процессор

  • 4 модуля DCPMM/6 модулей DIMM DRAM на процессор

  • 2 модуля DCPMM/6 модулей DIMM DRAM на процессор

  • 2 модуля DCPMM/4 модуля DIMM DRAM на процессор

6 модулей DCPMM/6 модулей DIMM DRAM на процессор

Табл. 1. Режим смешанной памяти с 6 модулями DCPMM и 6 модулями DIMM DRAM на процессор (6 процессоров).
В таблице ниже:
  • P = DCPMM

  • D = DRAM DIMM

Процессор 1Процессор 2
123456 789101112131415161718 192021222324
DPDPDP PDPDPDDPDPDP PDPDPD
Процессор 3Процессор 4
123456 789101112131415161718 192021222324
DPDPDP PDPDPDDPDPDP PDPDPD
Процессор 5Процессор 6
123456 789101112131415161718 192021222324
DPDPDP PDPDPDDPDPDP PDPDPD

4 модуля DCPMM/6 модулей DIMM DRAM на процессор

Табл. 2. Режим смешанной памяти с 4 модулями DCPMM и 6 модулями DIMM DRAM на процессор (6 процессоров).
В таблице ниже:
  • P = DCPMM

  • D = DRAM DIMM

Процессор 1Процессор 2
123456 789101112131415161718 192021222324
D DPDP PDPD DD DPDP PDPD D
Процессор 3Процессор 4
123456 789101112131415161718 192021222324
D DPDP PDPD DD DPDP PDPD D
Процессор 5Процессор 6
123456 789101112131415161718 192021222324
D DPDP PDPD DD DPDP PDPD D

2 модуля DCPMM/6 модулей DIMM DRAM на процессор

Прим.
Для этой конфигурации рекомендуется использовать только модули RDIMM.
Табл. 3. Режим смешанной памяти с 2 модулями DCPMM и 6 модулями DIMM DRAM на процессор (6 процессоров).
В таблице ниже:
  • P = DCPMM

  • D = DRAM DIMM

Процессор 1Процессор 2
123456 789101112131415161718 192021222324
D D DP PD D DD D DP PD D D
Процессор 3Процессор 4
123456 789101112131415161718 192021222324
D D DP PD D DD D DP PD D D
Процессор 5Процессор 6
123456 789101112131415161718 192021222324
D D DP PD D DD D DP PD D D

2 модуля DCPMM/4 модуля DIMM DRAM на процессор

Табл. 4. Режим смешанной памяти с 2 модулями DCPMM и 4 модулями DIMM DRAM на процессор (6 процессоров).
В таблице ниже:
  • P = DCPMM

  • D = DRAM DIMM

Процессор 1Процессор 2
123456 789101112131415161718 192021222324
P D D   D D PP D D   D D P
Процессор 3Процессор 4
123456 789101112131415161718 192021222324
P D D   D D PP D D   D D P
Процессор 5Процессор 6
123456 789101112131415161718 192021222324
P D D   D D PP D D   D D P