Ordre d'installation pour l'économie de mémoire avec trois processeurs
Ordre d'installation d'un module de mémoire pour l'économie de mémoire pour trois processeurs installés sur le serveur.
Les tableaux ci-après indiquent la séquence de remplissage des modules DIMM pour l'économie de mémoire lorsque trois processeurs sont installés.
Les processeurs 1 et 2 sont installés dans la carte mère inférieure du plateau de calcul inférieur.
Le processeur 3 est installé dans la carte mère supérieure du plateau de calcul inférieur ou du plateau de calcul supérieur (emplacement de processeur 4)
| Total | Processeur 1 | Processeur 2 | Total | |||||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| DIMM, barrettes | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | DIMM, barrettes | |||
| 6 | 7 | 8 | 19 | 20 | 6 | |||||||||||||||||||||||
| 8 | 5 | 6 | 7 | 8 | 19 | 20 | 8 | |||||||||||||||||||||
| 10 | 5 | 6 | 7 | 8 | 17 | 18 | 19 | 20 | 10 | |||||||||||||||||||
| 12 | 5 | 6 | 7 | 8 | 17 | 18 | 19 | 20 | 12 | |||||||||||||||||||
| 14 | 5 | 6 | 7 | 8 | 9 | 10 | 17 | 18 | 19 | 20 | 14 | |||||||||||||||||
| 16 | 5 | 6 | 7 | 8 | 9 | 10 | 17 | 18 | 19 | 20 | 21 | 22 | 16 | |||||||||||||||
| 18 | 5 | 6 | 7 | 8 | 9 | 10 | 17 | 18 | 19 | 20 | 21 | 22 | 18 | |||||||||||||||
| 20 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 17 | 18 | 19 | 20 | 21 | 22 | 20 | |||||||||||||
| 22 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 22 | |||||||||||
| 24 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 24 | |||||||||||
Séquences de remplissage des barrettes DIMM associées pour trois systèmes de processeurs :
Séquences de remplissage des barrettes DIMM des processeurs 1 et 2 pour 26 à 48 barrettes DIMM, voir Tableau 2.
Pour continuer à remplir les barrettes DIMM du processeur 3 pour un système comportant 6 à 24 barrettes DIMM, voir Tableau 3.
| Total | Processeur 1 | Processeur 2 | Total | |||||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| DIMM, barrettes | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | DIMM, barrettes | |||
| 26 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 26 | |||||||||
| 28 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 28 | |||||||
| 30 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 30 | |||||||
| 32 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 32 | |||||||||
| 34 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 34 | |||||||
| 36 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 13 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 36 | |||
Séquences de remplissage des barrettes DIMM associées pour trois systèmes de processeurs :
Séquences de remplissage des barrettes DIMM des processeurs 1 et 2 pour 6 à 24 barrettes DIMM, voir Tableau 1.
Pour continuer à remplir les barrettes DIMM du processeur 3 pour un système comportant 26 à 48 barrettes DIMM, voir Tableau 4.
| Total | L'emplacement du processeur 3 est vide | Emplacement de processeur 4 (processeur 3) | Total | |||||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| DIMM, barrettes | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | DIMM, barrettes | |||
| 6 | 19 | 20 | 6 | |||||||||||||||||||||||||
| 8 | 19 | 20 | 8 | |||||||||||||||||||||||||
| 10 | 19 | 20 | 10 | |||||||||||||||||||||||||
| 12 | 17 | 18 | 19 | 20 | 12 | |||||||||||||||||||||||
| 14 | 17 | 18 | 19 | 20 | 14 | |||||||||||||||||||||||
| 16 | 17 | 18 | 19 | 20 | 16 | |||||||||||||||||||||||
| 18 | 17 | 18 | 19 | 20 | 21 | 22 | 18 | |||||||||||||||||||||
| 20 | 17 | 18 | 19 | 20 | 21 | 22 | 20 | |||||||||||||||||||||
| 22 | 17 | 18 | 19 | 20 | 21 | 22 | 22 | |||||||||||||||||||||
| 24 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 24 | |||||||||||||||||||
Séquences de remplissage des barrettes DIMM associées pour trois systèmes de processeurs :
Séquence de remplissage du processeur 3 pour les systèmes munis de 26 à 48 barrettes DIMM, voir Tableau 4.
Pour continuer à remplir les barrettes DIMM des processeurs 1 et 2 pour un système comportant 6 à 24 barrettes DIMM, voir Tableau 1.
| Total | L'emplacement du processeur 3 est vide | Emplacement de processeur 4 (processeur 3) | Total | |||||||||||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| DIMM, barrettes | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | DIMM, barrettes | |||
| 26 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 26 | |||||||||||||||||||
| 28 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 28 | |||||||||||||||||||
| 30 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 30 | |||||||||||||||||
| 32 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 32 | |||||||||||||||||
| 34 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 34 | |||||||||||||||||
| 36 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 36 | |||||||||||||||
Séquences de remplissage des barrettes DIMM associées pour trois systèmes de processeurs :