Aller au contenu principal

Ordre d'installation : mise en réserve mémoire avec quatre processeurs

Ordre d'installation d'un module de mémoire pour la mise en réserve mémoire pour quatre processeurs installés sur le nœud de traitement.

Il existe deux sections pour le mode de mise en réserve mémoire avec quatre processeurs :

Mise en réserve mémoire avec quatre processeurs pour une mémoire à rang unique (1R)

Les tableaux ci-après indiquent la séquence de remplissage des barrettes DIMM pour la mise en réserve mémoire lorsque quatre processeurs sont installés.

Remarque
Lorsque vous ajoutez une barrette DIMM ou plus lors d'une mise à niveau de la mémoire, vous devrez peut-être déplacer certaines barrettes DIMM déjà installées.
Tableau 1. Mise en réserve mémoire avec quatre processeurs pour mémoire à rang unique (1R) (processeurs 1 et 2, 8 à 48 barrettes DIMM au total installées sur le nœud de traitement)
TotalProcesseur 1Processeur 2Total
De barrettes DIMM123456 789101112131415161718 192021222324Des barrettes DIMM
856 1718 8
16    56 78        17181920    16
243456 7815161718 192024
32345678910151617181920212232
40123456 78910131415161718 1920212240
4812345678910111213141516171819202122232448

Pour continuer à peupler les barrettes DIMM des processeurs 3 et 4 pour un système ayant de 8 à 48 barrettes DIMM, voir Tableau 2.

Tableau 2. Mise en réserve mémoire avec quatre processeurs pour mémoire à rang unique (1R) (processeurs 1 et 2, 8 à 48 barrettes DIMM au total installées sur le nœud de traitement)
TotalProcesseur 3Processeur 4Total
De barrettes DIMM252627282930 313233343536373839404142 434445464748Des barrettes DIMM
8 3132 43448
16    29303132        41424344    16
242930 313233344142 4344454624
32  2728293031323334    3940414243444546  32
4027282930 31323334353639404142 43444546474840
4825262728293031323334353637383940414243444546474848

Pour les séquences de remplissage des barrettes DIMM du processeur 1 et 2 pour les systèmes comportant 8 à 48 barrettes DIMM installées sur le nœud de traitement, voir Tableau 1.

Mise en réserve mémoire avec quatre processeurs pour une mémoire double (2R) ou à rangs plus élevés

Tableau 3. Mise en réserve mémoire avec quatre processeurs pour mémoire double (2R) ou à rangs plus élevés (processeurs 1 et 2, 4 à 48 barrettes DIMM au total installées sur le nœud de traitement)
TotalProcesseur 1Processeur 2Total
De barrettes DIMM123456 789101112131415161718 192021222324Des barrettes DIMM
45174
8    5   8        17   20    8
1235815172012
16  3 5   8 10    15 17   20 22  16
20135810131517202220
241 3 5   8 10 1213 15 17   20 22 2424
283456810121516171820222428
32  3456 78910    15161718 19202122  32
361234568101213141516171820222436
40123456 78910  131415161718 19202122  40
441234567891012131415161718192021222444
48123456 789101112131415161718 19202122232448

Pour continuer à peupler les barrettes DIMM des processeurs 3 et 4 pour un système ayant de 4 à 48 barrettes DIMM, voir Tableau 4.

Tableau 4. Mode indépendant avec quatre processeurs (processeurs 3 et 4, 4 à 48 barrettes DIMM au total installées sur le nœud de traitement)
TotalProcesseur 3Processeur 4Total
De barrettes DIMM252627282930 313233343536373839404142 434445464748Des barrettes DIMM
432444
8    29   32        41   44    8
1229323441444612
16  27 29   32 34    39 41   44 46  16
202729323436394144464820
2425 27 29   32 34 3637 39 41   44 46 4824
28252729313233343739414344454628
32  27282930 31323334    39404142 43444546  32
3625272931323334353637394143444546474836
40  27282930 313233343536  39404142 43444546474840
442527282930313233343536373940414243444546474844
48252627282930 313233343536373839404142 43444546474848

Pour les séquences de remplissage des barrettes DIMM du processeur 1 et 2 pour les systèmes comportant 4 à 48 barrettes DIMM installées sur le nœud de traitement, voir Tableau 3.